微波EDA网,见证研发工程师的成长!
首页 > PCB和SI > EDA和PCB设计文库 > 经硬件仿真验证的可测试性设计 (DFT)

经硬件仿真验证的可测试性设计 (DFT)

时间:02-25 来源:3721RD 点击:

,必须在植入 DFT 之后执行门级设计验证。

而 HDL 仿真无法马上完成此项工作。考虑到设计复杂度,门级仿真可能需要几个月(假定为几年)才能完成全面完整的验证。

可以说,硬件仿真平台为此任务量身打造。

使用 DFT App 进行硬件仿真

Mentor Graphics 最近发布了用于硬件仿真的 DFT"App",其中包含了完成硬件加速仿真所需的所有功能。

其编译器可创建必要的测试架构,以便从 STIL 文件读取测试向量,然后将这些向量输入到可综合的DUT以及进行输出比较。编译器还可将用户网表重新编译综合到一个能够兼容硬件仿真的结构化描述中。参见图 1。

借助 DFT App,可以将用户输入传入硬件加速器的编译器中。硬件加速器将DUT的数据综合。信息来源:Mentor Graphics

在运行期间,Veloce 硬件仿真平台从 STIL 文件中提取测试向量,然后将其应用于 DUT 并以硬件仿真速度比较输出。信息来源:Mentor Graphics。

硬件仿真执行速度比软件仿真高出几个数量级,根据表格中总结的DFT App性能表,可以看出运行DFT模式较之前提高了四到五个量级。对于需要三个月方能完成的软件仿真任务,若使用硬件仿真,实际上仅需几个小时就能完成。信息来源:Mentor Graphics。

结论

DFT App 实现在合理时间内完成 DFT 验证模式设置,从而缩短模式开发周期。可扩展的硬件和编译器可以支持规模较大的门级扫描的有效性测试以及嵌入到设计中的测试结构。DFT App 支持标准 STIL 格式文件,可与其他工具协同工作。

一个硬件仿真过程提供充足的验证能力,确保在项目管理安排的时间内完成 DFT 安排,从而加快上市时间、提高产量并最终增加利润。

栏目分类

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top