微波EDA网,见证研发工程师的成长!
首页 > 测试测量 > 业界新闻 > 泰克:为PCIe 3.0提供最佳测试方案

泰克:为PCIe 3.0提供最佳测试方案

时间:04-23 来源:陆楠,EDN China主编 点击:

时下,高速串行总线的应用方兴未艾,新旧交替也愈加急促,如果想把高速带宽的优势在自己的系统中完美实现,没有强大的测试工具那几乎是天方夜谭。日前,在2010年泰克创新论坛期间,EDN China就如何为PCIe 3.0提供最佳测试方案的话题专访了泰克战略市场经理John Calvin先生。John目前是泰克专注于PCIe3.0标准的高速串行测试解决方案的专家。

  PCIe 3.0的推出可谓一波三折,目前的计划是2010年的第二季度正式推出,比原计划至少推迟了半年的时间。Calvin认为主要原因有三个:一是2009年受金融海啸的影响,全球投资放缓,宏观市场处于低谷,所以新规格的推出有必要推迟;二是虽然PCIe 3.0规范本身的制定工作已经基本完成,但还需要确保与PCIe 1.0及PCIe 2.0相兼容,PCIe 3.0的速度由目前PCIe 2.0的5GT/s提升至8GT/s,最大带宽可达到8Gb/s,来自行业内的关键贡献者对新规范在某些技术层面,如接收端通道均衡等提出更高检测要求,其相关DFE的优化工作也需要一个时间过程来完善;其三,服务器级别的高端应用不断升级,新规格的调整改动会影响电气特性的变化,这些原因都迫使PCI-SIG推迟发布新规范。

  虽然PCIe 2.0早已推出,但目前市场的主流依然是PCIe 1.1,这种情况无疑对PCIe 3.0的市场预期产生一定的影响。Calvin则表示,根据思科等一些公司的导入情况看,PCIe 3.0在明年第一季度将被首先应用于企业级应用,如服务器等,从明年第二季度开始逐渐普及。"尽管目前PCIe 2.0还并没有大规模普及,但PCIe 3.0的普及并不会影响到PCIe 2.0和PCIe 1.1,"Calvin说,"因为PCIe 3.0主要针对高速计算如图形计算(GPU)、企业存储等高端应用,消费级应用则将继续采用PCIe 2.0和PCIe 1.1。"

  相较于2.0版,PCIe 3.0的单路数据速率从5GT/s上升至8GT/s,无论是测试设备还是测试工程师都将面对更多的挑战。Calvin指出,挑战首先来自测试要求发生了变化。在PCIe 1.0和2.0的测试中,只需对信号发射端测试,往往省掉了对接收端的测试。而到了PCIe 3.0,发射端和接收端都建议进行测试。"PCIe3.0的速率较2.0快许多,在进行发射端测试时,为了消除由夹具或连接线缆等造成的信号损伤,往往需要进行"去嵌"处理(De-embedding),以便还原真实的源信号,"Calvin说,"对于测试设备来说,在垂直分辨率、时钟精度、时间间隔精度、通道隔离度、采样率等方面都有更高的要求。而对于测试工程师来说,数据量的增加加剧了编码选项的复杂度,从8b/10b上升到128b/130b,如何更好地掌控是一个挑战。"

  目前,竞争厂商都在推出各自的PCIe 3.0测试系统,Calvin表示,简单说,泰克同其他公司PCIe 3.0测试方案的最大的不同在于,泰克能够在单一的工具中使PCIe 3.0开发人员能够分析协议层和物理层方面的所有问题,即能够同时检测信号在发射端到接收端的传输过程中软件协议部分和硬件部分的问题。这一特性提高了测试效率,特别是对于那些需要综合复杂子系统的系统设计时,可以减少重复测试和设计的时间。

Tektronix DPO70000B/DSA70000B/MSO70000 系列

  泰克去年就推出了针对PCIe 3.0的测试解决方案,包括DSA72004B实时示波器、串行数据链路分析软件、DPOJET抖动和眼图分析工具及P7520 TriMode三模差分探头等。DSA72004B实时示波器拥有高达20GHz的四通道模拟带宽和最低的抖动底噪,具备业界最优的垂直噪声性能、最平坦的频响和最佳的有效比特位(ENOB)。Calvin表示,就目前所知,竞争者还没有全通道产品推出。他同时表示,泰克去年10月份推出的DPO/DSA/MSO70000系列混合信号示波器,也是业内第一个高性能集成MSO系列,拥有最多达20条数据捕获通道(4条模拟通道和16条数字通道),提供了从4GHz到20 GHz的模拟带宽和80ps的数字通道定时分辨率,可以捕获4 GHz基础频率的五次谐波,高达250M点的记录长度及50 GS/s的模拟采样率和12.5 GS/s的数字采样率。

Tektronix TLA7000系列逻辑分析仪

  今年4月,泰克又推出新的逻辑分析仪来进一步补充PCIe 3.0的测试方案。新方案包括TLA7SA16 和TLA7SA08 逻辑协议分析仪模块 、总线支持软件和探头,该方案使得PCIe 3.0 开发人员能够以独有的方式查看系统行为的时间相关特点,从协议层分析开始一直到物理层,调试难检问题的根本原因。

新逻辑分析仪功能包括多种探测选项、完善的触发及原始符号和通路数据时间相关波形和分解的列表数据图。通过使用实时、硬件加速、后处理统计方法,并在新的Summary Profile Window ( 概况摘要窗口) 中显示这些统计数据,逻辑协议分

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top