微波EDA网,见证研发工程师的成长!
首页 > 微波射频 > 射频工程师文库 > ESD静电问题终极解决方案

ESD静电问题终极解决方案

时间:10-06 来源:来源于互联网 点击:

    • 很有讲究。有些产品中ESD存在很大的问题,一直找不到原因,通过反复研究与实验,发现是PCB设计中的出现的问题。

        为此,这里总结了PCB设计中应该注意的要点:

        (1)PCB板边(包括通孔Via边界)与其它布线之间的距离应大于0.3mm;

        (2)PCB的板边最好全部用GND走线包围;

        (3)GND与其它布线之间的距离保持在0.2mm~0.3mm;

        (4)Vbat与其它布线之间的距离保持在0.2mm~0.3mm;

        (5)重要的线如Reset、Clock等与其它布线之间的距离应大于0.3mm;

        (6)大功率的线与其它布线之间的距离保持在0.2mm~0.3mm;

        (7)不同层的GND之间应有尽可能多的通孔(VIa)相连;

        (8)在最后的铺地时应尽量避免尖角,有尖角应尽量使其平滑。

        3.3 产品的电路设计

        在壳体和PCB的设计中,对ESD问题加以注意之后,ESD还会不可避免地进入到产品的内部电路中,尤其是以下一些端口:USB接口、HDMI接口、IEEE1394接口、天线接口、VGA接口、DVI接口、按键电路、SIM卡、耳机及其他各类数据传输接口,这些端口很可能将人体的静电引入内部电路中。所以,需要在这些端口中使用ESD防护器件。

        以往主要使用的静电防护器件是压敏电阻和TVS器件,但这些器件普遍的缺点是响应速度太慢,放电电压不够精确,极间电容大,寿命短,电性能会因多次使用而变差。所以目前行业中普遍使用专业的“静电抑制器”来取代以往的静电防护器件 。“静电抑制器”是专业解决静电问题的产品,其内部构造和工作原理比其他产品更具科学性和专业性。它由Polymer高分子材料制成,内部菱形分子以规则离散状排列,当静电电压超过该器件的触发电压时,内部分子迅速产生尖端对尖端的放电,将静电在瞬间泄放到地。它最大特点是反应速度快(0.5ns~1ns)、非常低的极间电容(0.05pf~3pf),很小的漏电流(1μA),非常适合各种接口的防护。

        因为静电抑制器具有体积小(0603、0402)、无极性、反应速度快等诸多优点,现在的设计中使用静电抑制器作为防护器件的比例越来越多,在使用时应注意以下几点:

        1、将该器件尽量放置在需要保护的端口附近;

        2、到GND的连线尽可能短;

        3、所接GND的面积尽可能大。

        ESD 的问题是众多重要问题之一。在不同的电子设备中有不同的方式来避免对电路的危害。由于现在的数码产品体积小、密度大,在 ESD 的防护上有独到的特点。通过大量的静电测试实验证明,采用本文的设计方法处理,将一个原本± 2kV 放电就会死机的产品加以保护和改进,在± 8kV 的静电放电情况下依然可以稳定工作,起到了很好的静电防护效果。随着电子设备使用的日益广泛, ESD 设计是每一个结构设计工程师和电子设计工程师需要重点关心的问题,通过不断总结与学习, ESD 问题将不再是一个难题!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top