采用ARM/FPGA主从处理器的嵌入式采集系统设计
时间:01-21
来源:3721RD
点击:
3 结 语
介绍一种采用ARM与FPGA相结合的设计,实现了适用于高空高速实验数据采集的系统,采用S3C2410作为主控芯片,实时地将实验数据传输到地面PC控制平台,地面PC实时控制高空实验过程并进行实验目标数据采集。现场可编程门阵列(FPGA)采用Altera公司StratixⅡ系列的EP2S15器件,在控制4块A/D转换芯片的同时,将数据存贮在SDRAM中,并与S3C2410通过总线传输数据。由于主从处理器都采用功能强大且资源丰富的芯片,为以后的系统升级预留了大量空间。开发过程中可得的丰富资料,减轻了研发任务,提高研发速度,在较短的时间内得到性能优秀的目标系统,目前该系统已投入实际应用,取得了理想的效果。该论文的创新之处在于以新颖的设计结构同时实现了复杂实验过程的控制和高速的数据采集,对S3C2410这款处理器强大的处理能力和丰富的I/O资源充分利用,同时以EP2S15的高速并行处理能力弥补了ARM的不足之处。该系统中的整体设计结构和流程都可以为嵌入式数控行业提供很好的借鉴作用。
- 嵌入式实时操作系统Nucleus PLUS在S3C2410A上移植的实现(06-09)
- 基于S3C2410和UDAl34l的嵌入式音频系统设计(02-11)
- 基于ARMlinux的嵌入式远程测控系统设计(08-26)
- 基于ARM和FPGA的高速高空数据采集系统的实现(05-12)
- 基于ARM技术的嵌入式系统的自动化配送系统(11-13)
- 基于ARM+FPGA架构的三维图形加速系统(12-24)