微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > MCU和DSP > 时钟电路-计算机的心脏

时钟电路-计算机的心脏

时间:11-13 来源:3721RD 点击:

时钟发生器可简化主机板设计

专为主机板设计的时钟发生器,提供多种的可编程特性,方便主机板厂商设计产品。比如说,对于使用者超频的需求,藉由可编程设定的时钟频率,可由BIOS中自由设定工作频率,而不需要在主机板上多加额外的控制电路。

可编程的时钟发生器除了满足超频的目的外,其动态的频率调整能力还可以用于减少电源消耗。以笔记本电脑为例,系统在运行时并不总是需要全部的处理器效能,此时可通过时钟的降低,减少系统的功率消耗,延长电池的使用时间。

另外与使用者较为无关的时钟发生器特性,还包括可程控的时滞与定时,主机板厂商可配合各种不同的机板布局,调整各种接口时钟之间的时钟延迟,使各种相关接口的组件保持同步(或符合其相对的时钟延迟规格)动作。并可依各类内存的不同特性,微调时钟信号的触发相位,以方便工程师进行电路板设计。

主机板厂商也时常为了符合各种电磁干扰(EMI)的法规而烦恼,产品通常必须重复进行送测、重布线、遮蔽隔离等耗费时间精力的程序,延后产品的上市时程,降低产品的获利能力,目前时钟发生器中的可编程扩频(SST)功能则可用来降低产品的EMI。

利用时钟发生器中PLL的特性,以系统时钟为中心作小幅度的调变,将可使EMI的能量平均散布在一小段的频谱范围中,以降低单一频率EMI的峰值。

可编程的扩频比例,可视主机板的线路不同布局,让主机板工程师自行设定最符合该主机板设计的扩频比例参数,调整出最好的EMI扩频效果,也使工程师能在最短的时间内完成产品的开发。

时钟发生器与CPU一样,也随着时代的脚步逐渐进化。目前时钟发生器的多功能与可编程特性让使用者在操作上越来越便利,也使厂商在产品设计上更加灵活。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top