嵌入式单总线控制器设计
时间:11-09
来源:
点击:
3 仿真波形
控制器的VHDL程序在MAX+plusII平台编译通过,并获得了正确的复位、读、写时序。图5为写时序波形,写入77H字节。每次写入新的bit前,控制器将总线电平拉底10 μs。
基于VHDL的嵌入式DS1820控制器,具有转换速度快、精度高、通用性好等优点。同时,嵌入软核的FPGA可以分担许多微处理器的工作,降低系统对CPU实时性的要求,也降低了软件开发的难度。本文虽然是针对DS1820设计的控制器,但由于单总线通信协议的通用性,也可以用于其他单总线器件。
- 用单总线技术设计环境状态监控系统(11-14)
- 基于I2C和单总线通信的全天分段热水智能控制器(04-22)
- FPGA协同处理的优势(04-29)
- Xilinx配置快速入门指南(08-03)
- 单片机多机冗余设计及控制模块的VHDL语言描述(11-07)
- 基于CPLD译码的DSP二次Bootloader方法(04-08)