JTAG仿真口电路设计
时间:10-19
来源:
点击:
连接测试组(JTAG,Joint Test Action Group)接口用于连接最小系统板和仿真器,实现仿真器对DSP的访问,JTAG接口的连接需要和仿真器上的接口一致。不论什么型号的仿真器,其JTAG接口都满足IEEE 1149.1的标准。满足IEEE 1149.1标准的14脚JTAG接口如图1所示。
图1 14脚仿真口引脚
一般情况下,最小系统板需要引出双排的14脚插针和图2所示的一致,图中引脚间隔为0.1英寸,引脚宽度为0.025英寸,引脚长度为0.235英寸。在大多数情况下,如果开发板和仿真器之间的连接电缆不超过6英寸,可以采用图2接法。需要注意的是其中DSP的EMU0和EMUI引脚都需要上拉电阻,推荐阻值为4.7kΩ或者10kΩ。如果DSP和仿真器之间的连接电缆超过6英寸,必须采用图3接法,在数据传输引脚加上驱动。
图2 小大于6英寸的JTAG连接方法
图3 大于6英寸的JTAG连接方法
- 基于MC9328MX1嵌入式最小系统的设计(11-19)
- ARM硬件设计三:JTAG引脚和PIO引脚(02-27)
- Spartan-3 FPGA 的3.3V 配置(07-27)
- 32位ARM嵌入式处理器的调试技术(03-12)
- ARM嵌入式系统的在系统编程方案设计(06-07)
- 基于JTAG的星型扫描接口的设计及其仿真(08-25)