使用面向 Spartan-3 FPGA 的 ISE 设计工具
概述:
要有效地使用可编程逻辑,软件至关重要。Spartan™-3 代得到 Xilinx 集成软件环境 (ISE) 全套开发工具的支持,此外还得到许多合作伙伴软件的支持。本技术文档简要介绍这些设计工具,主要对象为初次使用 Xilinx 开发系统的用户。Spartan-3 代文献中提到了一些特定工具,本技术文档可使您更深入地了解这些工具。文档前半部分概述通用设计流程,后半部分介绍在设计流程不同步骤中使用的特定工具。有关详情和辅导资料,请参见 Xilinx 开发系统技术文档。
本应用指南适用于所有 Spartan™-3 代 FPGA|0">FPGA 系列,包括 Spartan-3 系列、Spartan-3L 系列和 Spartan-3E 系列。
ISE 优化设计工具与 Spartan-3 代 FPGA 系列结合使用,有助于加快项目进度,降低成本。ISE软件包包括一批 Xilinx 软件设计工具,其重心是使 Spartan-3 代逻辑性能发挥最大效率。运用主动时序收敛 (ProActive Timing Closure) 技术,可获得最快的运行时可编程逻辑,从而确保更快地达到性能目标。增量设计提供更快的重新编译时间并能保证性能,另外,可选的 Xilinx ChipScope™ Pro 验证工具能提供实时调试,有着 ASIC|0">ASIC 设计所不具备的优势。ISE 可确保加快完成逻辑设计进程,节约时间和项目成本,使产品赶在竞争者之前进入市场。
点击此处查看全文 如欲了解更多赛灵思技术文档,请访问http://china.xilinx.com/china/documentation/ 。
- 一种基于FPGA的接口电路设计(11-18)
- 利用Virtex-5 FPGA实现更高性能的方法(03-08)
- 设计性能:物理综合与优化(04-28)
- 使用 PlanAhead Design 工具提高设计性能(04-28)
- 采用灵活的汽车FPGA 提高片上系统级集成和降低物料成本(04-28)
- 面向 FPGA 的 ESL 工具(04-29)