微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 请问图中TTL电路的R2的压降为什么可以忽略,不懂。

请问图中TTL电路的R2的压降为什么可以忽略,不懂。

时间:10-02 整理:3721RD 点击:
上图是一个TTL与非门的示意图,V1输入高电平3.4V时,不知道怎么分析T4管的工作状态。请各位点拨一下。


不懂                                                                           

在 vi = VIL 时,T2、T5截止,R2中只有很小的T4基极电流,而T4的集电极电流只有T5的漏电流。所以R2上的压降可以忽略不计。
在 vi = VIH 时,T1 的 BE 结截止,而 BC 结导通。因此, T2、T5导通,T4截止……

“而T4的集电极电流只有T5的漏电流”
T4的集电极电流此时主要供给负载吧,是拉电流

讲清楚这个问题,你得对三极管工作状态有个补充。 常说的三极管有3种工作状态,其实还有第四种: 倒置放大(Ve>Vb>Vc,发射极反偏,集电极正偏)。 以前教科书太坑爹,根本不提这个东西。
当输入3.4V时候,T1的bc结导通了, 接下来T2,T5的be结也导通了,形成了2.1V电压,T5由于饱和导通,故输出是0.3v.

所以感觉国内的这些所谓专家,编书的就是狗屎,十足的坑爹货,把简单的东西复杂化。一个简单的三极管一大本书都还讲的让人不懂。 就知道抄外国书,还装B,故意整一大堆公式,很多人学了还是云里雾里。

谢谢啦,书上确实没讲“发射结反偏”的情况。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top