微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > PADS9.5:Rules_1——Clearance

PADS9.5:Rules_1——Clearance

时间:10-02 整理:3721RD 点击:

打开powerlogic界面:1. 选择 设置 菜单,选择 设计规则 菜单,选择 default 菜单按钮,然后弹出default rules 对话框选择 clearance 按钮,打开clearance 对话框。
2.Same Net area:在clearance对话框下的same net 区域,定义相同网络的内的布线等间距等。包括以下5
   个部分:
        SMD to Via:标贴封装的焊盘和过孔的最小间距。
        SMD to Corner:标贴封装器件的焊盘和第一个布线拐角的间距。
        Via to Via:两个过孔见的最小间距。
        Pad to Corner:过孔焊盘和第一个走线拐角的最小间距
        Trace to Corner:一条走线和另一条走线拐角的最小间距。
3.Trace Width area:在布线宽度设置区域,设定布线的最小、优选、最大的宽度。
4.Clearance area:定义不同网络的焊盘、走线、过孔等之间的间距。
5.Other area: 用于设置其他类型的间隔。比如,钻孔间的最小间距;两个元器件间的最小间距。

好资料呢 感谢分享

赞一个!

正在学习PADS,赞

aaf aagf ahgas

学习了,非常好

谢谢小编

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top