微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > DDR3时钟信号差分电容有什么作用?

DDR3时钟信号差分电容有什么作用?

时间:10-02 整理:3721RD 点击:
请教各位高手,最近做得的一个板子DDR3时钟线上差分之间并了个电容,这个很少见,请问这个电容有什么作用?如何选择这个电容的容值呢?
这个电容的位置该放哪里比较好呢?望高手们不吝赐教!



上图红色圈圈的电容。

这颗电容是滤除差模干扰的 如果是并联到地的话,那就是滤除共模干扰

一般这个电容都是放在前端的,电容值取决于时钟信号的频率和差分阻抗,可以用阻抗匹配的观点来理解这个,即不管是电容还是电阻,都必须保持阻抗匹配,可以利用容抗公式来计算这个电容值。
如果差分阻抗是100欧姆,频率为800Mhz,那么容值=1/(2pi*f*100)=1.99pF,比较接近我们常用的2.2pF.如果频率是400MHz,一般用5pF的电容也是这么算出来的。

很好的解释!高手,接受我一拜!

放到驱动端

很好啊

发送端,简单说:抚平波形小毛刺

呵呵,总结

上一篇:I/O口 ESD问题
下一篇:IO驱动问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top