微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 容性串扰

容性串扰

时间:10-02 整理:3721RD 点击:

两条信号线,称为噪声源和噪声接收器。因为两条线间的电容特性,源上的噪声能耦合到接收线,这样导致以电流形式注入接收线。在传输线上,电流在Z两个方向上传播,直到在源和负载上被消耗。在线路上产生的电压尖峰由Z决定。当电流脉冲到达Zs和ZL,它就会沿电阻被消耗且电压与阻抗成正比。如果在源或负载上的阻抗不匹配,就会发生反射。对于没有端接的负载而言,ZL上的电压峰值会很大。而端接负载能有效地减少下一个器件的输入电压噪声。 但会带来损耗。

也能通过分离线路来减少容性串扰。如果电路板上余留空间足够的话,应尽可能的让信号线保持大的间隔。因为信号线路分离越远,电容越少,串扰会越小。另外在相邻信号线间放置一根地线也能很有效的减小电容。如图2所示信号现在是与地耦合,不再是与邻近线耦合。
应当注意,地线必须是完整的地,如果仅仅是在线路末端连接到地层,它就会有相当高的阻抗。要有好的接地,应将地线上的每间隔信号的最高频率分量的四分之一波长打孔且与地层连接。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top