微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 串联端接匹配

串联端接匹配

时间:10-02 整理:3721RD 点击:

一般多在源端使用,Rs(串联电阻) = Z0(传输线的特性阻抗)- R0(源阻抗)。例如:若R0为22,Z0为55Ω,则Rs应为33Ω。

优点:①器件单一;

       ②抑制振铃,减少过冲;

        ③适用于集总线型负载和单一负载;

         ④增强信号完整性,产生更小EMI。

缺点:①当TTL,CMOS器件出现在相同网络时,串联匹配不是最佳选择;

②分布式负载不是适用,因为在走线路径的中间,电压仅是源电压的一般;

③接收端的反相反射仍然存在;

          ④影响信号上升时间并增加信号延时。

上一篇:阻抗匹配
下一篇:并联端接匹配

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top