微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 学模拟+串扰的了解

学模拟+串扰的了解

时间:10-02 整理:3721RD 点击:


今天无意间看到了如何最大限度减少线缆设计中的串扰,特地去了解了下串扰的知识,发现其实工作中有意无意间就用到了减少串扰的一些途径。串扰的产生 串扰是指信号在传输通道上传输时,因电磁耦合而对相邻传输线产生的影响。过大的串扰可能引起电路的误触发,导致系统无法正常工作。影响串扰信号幅度有3个主要因素:走线间的耦合程度、走线的间距和走线的端接。 比如我自己,做的是TP行业,经常会遇到一些FPC/FPCa的LAYOUT,对于做TP产品对什么串扰其实都非常在意,看到这个博文,发现其实自己在LAYOUT中对于这些都有些接触。


对于TP来说,TX和RX信号,要求还慢严格的,对我们来说,必须需要用GND来隔离,不管是拉GND走线,还是铺铜,GND都是必须的。当然这只是冰山一脚,需要学习的还有很多。deyisupport./blog/b/analogwire/archive/2014/01/22/51614.aspx

你是针对哪篇博文所发的感想呢,需要把链接放上喔!

哦 这都被你发现了 昨天网络不好 没放上去 现在补上

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top