微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > IO PAD里的5v tolerant 是什么意思

IO PAD里的5v tolerant 是什么意思

时间:10-02 整理:3721RD 点击:
是说5v电平的逻辑信号它也能识别吗?
谢谢

5V tolerant意思代表5V输入可以接受。可以认为是3.3(或者2.5Vetc.)和5V输入都可以工作。

楼上是正解....

假如一个pad工作在3v电压,这时pad pin突然接触到一个5v电压,大家可以想象会出现什么状况?
这时pad电路中做esd保护的pmos会导通(因为它的gate电压只有3v),于是pmos流过大量电流,导致不可预知的电路状况发生,或是pmos过热烧坏。
具有5v tolerant功能的pad在这种情况下, pmos gate会被pull high到5v,防止电流从pmos流过,
这才是5v tolerant的意思。

我在想,按照楼上的意思,莫非这个PAD连5V的电压都抗不住,那么这个ESD设计还真的是很失败阿。
一般起码也要有±2kV的耐压,可惜了。如果真这样,这个设计就需要重新再来过。
请继续讨论,谢谢!

楼上理解不对,esd是在不上电的时候测试的,
但是5v tolerant是指在正常操作时,pad输入5v电压(高于pad本身使用的3v电压),仍然能保持正常操作,
不会有大电流流过,
建议楼上看看tsmc具有5v tolerant功能的pad就可以理解了。
其实简单点可以想象这样一种状况,一个pmos gate 3v,source 3v,这时在drain端输入3v电压,没什么问题,可是如果输入5v电压,
pmos就不能关断了,5v tolerant就是能让此时gate电压也变成5v,使pmos仍旧关断,这与esd能力没有关系。

楼上正解
5v tolerance 要做floating nwell, switchable pmos gate, cascode nmos, 防止pad输入信号幅度5V时的电流从pad到vddio的倒灌现象和栅源过压情况。5V的输入逻辑信号是可以识别的。

不懂哦

http://www.nalanda.nitc.ac.in/in ... echtopic/vtt002.pdf

不是很懂~

哦学习中

有没有人又相关的设计文档?或者其他的资料也可以啊,这方面的资料网上太少。目前需要做一个这样的IO,没有什么参考啊,

顶,学习了

顶。
回某楼,IO的设计,还是查IEEE比较好

是的,5v也可以工作

我在一般foundry提供的io library里都没用看到这种io cell
请问是哪家foundry可以提供?

很好奇,如果需要做成一款5V tolerant的产品,直接采用5V工艺不久可以了么?
不知道这样做可以不~~
求指导

学习了

学习了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top