微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > PLL环路带宽怎么测试?

PLL环路带宽怎么测试?

时间:10-02 整理:3721RD 点击:
设计了一款PLL电路,环路带宽是按照400kHz设计的,芯片流片回来了,那么怎么测试实际的带宽是不是和预期设计的一样呢?有没有人做过这个的,提供下测试方法,手头有高速示波器和频谱分析仪

有没有知道的呢?我顶下,还请知道的大神指教

用频谱仪测试相噪时,就可以看到大致带宽了。

频谱仪测相噪是相噪,一般在低频部分相噪基本平稳,高频开始下降,开始下降的地方就是环路带宽,是这样吗?感觉这个测量也不是很准确啊

还需要信号源发生器

都是通过频谱仪大概估算的带宽。
没必要精确到 1kHz. 只要不是偏差太多,在工艺偏差范围内,整体性能满足需求就可以了

我这边也有信号源发生器,您能讲讲是怎么测试的吗?

adasdasdasd

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top