微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 带隙基准电路设计

带隙基准电路设计

时间:10-02 整理:3721RD 点击:


请问一下,这个带隙结构,将R1的电流降低至几百纳安,电路设计上更需要注意什么?

离零状态越近,越要注意启动电路的设计,要保证电路能够摆脱零状态点。

这种结构电流越小,可能取的电阻值越大,版图面积大,启动电路也不好设计。另外版图中漏电可能也相对较大

而且这个设计的输出电压极容易震荡,运放里面必须有密勒补偿,Pmos还得尽量用极限值才能得到nA级别的功耗,强烈不推荐。

两个电阻就有10Mohm, 考虑Match,L也不能太小,面积会很大。

r1几百na,q1 n=8,每一路bjt假设能到50~100na,高温下bjt漏电严重,电路会有失效的风险。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top