比较器的相位裕度问题
时间:10-02
整理:3721RD
点击:
一直有个困惑,比较器的相位裕度,在仿真的时候是否考虑,如果考虑,需要在多大范围,我做项目很少考虑这个,有时候做久了觉得很困惑,发现自己越来越无知,望高人详细讲解。或许这个问题不是我一个人的困惑。望大家尽情讨论
比较器是开环用吧,相位裕度没有任何意义
恩,说得很对,可是我们在仿真运放的开环增益的时候也要看相位裕度,比较器是没有补偿的运放,这该如何理解。一个运放也可以做为比较器。
运放和比较器的区别在于一个是闭环放大信号,一个是开环放大信号。因为开环比设计稳定性的问题,所以就不需要频率补偿
比较器是否是增益越大翻转越快呢
那还要看带宽
是看-3dB带宽吗?-3dB也不能说明就翻转快一点阿,在-3dB的时候仅仅存在极点而已。大侠请释惑!
带宽与速度的关系你懂吗
看看,kankan
比較器在OUTPUT掛CAPACITOR LOADING
跑AC仿真
會跑出
-3db 帶寬
-3dB所在位置代表這OPENLOOP的DOMINANT POLE
這節點的1/(R*C)最小
RC充放電最慢
因此比較器要從logic 0翻轉到logic 1,
被這RC充放電的速度給限制住了
OPENLOOP的DC GAIN代表比較器能放大幾倍
PHASE MARGIN在OPENLOOP是沒有意義的
增益越大,则精度越高;翻转速度跟电流有关吧
小编貌似不是新手,为何会有这些困惑?难道你的项目都是做反向?
刚毕业的新手,请多多指教。
ALLEN的书上对这个问题有非常详细的解答,小编可以看看
比较器开环使用不需要考虑相位裕度的
但有些时候,如果你要用cds或者其他技术来消除比较器的offet,这样一般会形成闭环,这样就要考虑相位裕度了
收获颇丰!
thanks!