微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于提高运放的共模输入范围

关于提高运放的共模输入范围

时间:10-02 整理:3721RD 点击:
由于设计动态锁存比较器。前置放大器用了三级,由于共模输入范围的影响,似的级联后的三级运放不能正常工作,有些管子工作在线性区。想通过提高每一级的输入共模范围来改善这一现象,请大神帮忙!谢谢

latch的preamp不需要在线性区,即使输入大到diff pair一个on, 一个off,输出结果的极性依然有意义,latch只是比较极性,不是模拟的电平。只有在输入信号非常小,小到latch无法比较的时候,才需要preamp的function.

你好,我现在是调前面三个前置放大器,但是每个放大器的输出共模电平不会稳定在VDD/2附近,这样就使得后面的两个放大器的输入管工作在了线性区,我想问可以用什么方法将输出共模电平降到VDD/2

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top