微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 在模拟电路中,如何减小D触发器输入输出的延时

在模拟电路中,如何减小D触发器输入输出的延时

时间:10-02 整理:3721RD 点击:
本人需要实现二分频,采用触发器实现,发现延时太大,该如何解决呢,谢谢

全定制

多看看书和paper,有许多不同的结构的

你的延迟要求是多少,为什么会有这个要求?
触发器如果是静态的可以换成动态的试一下

谢谢你关注了,我主要是是用在pipeline ADC的时钟电路中,用于产生二分频,我现在找到解决方案了,将原来时钟相同时后延就可以啦,因为我要使他们边沿对齐相与非等操作。你对pipeline ADC有了解没有呢,能不能解决本人这个疑问呢,谢谢http://bbs.eetop.cn/thread-594206-1-1.html

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top