带隙基准电路的输出基准电压瞬态曲线
对于带隙基准电路考虑较多的是温度特性和电源抑制比,没有看到瞬态的时候是怎么样的。我的电路基准电压会随时间变化,而且变化范围到mV级。如果我想利用这个带隙基准电路去产生其他的基准电压就会有更大的波纹,请问各位这个问题怎么解决,怎么样减小波纹啊?
自己顶,大家帮帮忙啊,谢谢了啊!
如果不是仿真精度的问题,就是环路不稳定,跑个AC看看。
请问楼上说的AC是指运放部分的吗?
负载电流范围是多少?
负载电流大概在1-10uA吧
相位裕度不够?
提高PSRR
看看交流仿真看看。是不是稳定性出了问题
瞬态响应反映的是你的带隙基准电压岁时间的变化曲线,一般情况下,带隙基准输出为1.25V左右,你看看你的输出电压是多少,做下温度特性和电源抑制比,你的问题可能是电源抑制比太低,你做个AC仿真,让它以每10倍频程变化,范围为1K-1G
会遇到这种问题吗,瞬态都会掉?要不你把时间放的很长看看,会出现什么情况,应该是你的电路设计有问题
小编的偏置电路或者启动电路很有可能出问题了
纹波也和仿真工具有关,因为如果你用spectre和hspice,后者的纹波会明显偏小
学习学习中
关心一下
一起学习
应该不是由于psrr引起的,因为小编仿tran的时候电源应该没加纹波。
应该是电路不稳定造成的。正常情况下,tran仿真的时候输出是稳定的。
小编能不能把电路贴出来让大家学习一下?
等待结果......ing
只有几种可能
首先是运放的稳定性
其次是启动电路
文波应该和PSR没有关系
稳定性要看你电路的环路相位阈度是不是够啦
我来看看,谢谢!
我来看看,谢谢!
从精度与稳定性方面去考虑。
我看应该是环路问题吧,在瞬态的时候都会出现纹波的话,多数原因可能就是系统的欲度不够哩,建议做ac仿真,纹波大跟PSRR关系应该不大。重点看看运放,做下环路仿真。
同样关注,帮忙顶一下
看看交流仿真看看。是不是稳定性出了问题
your circuit is unstable, you must re-design
如果你是单个仿真bandgap,是不会有纹波的,除非你的系统不稳定。
但是你和OSC一起跑的话,bandgap输出是会有一定的纹波的。是从电源或是地上反馈来的
应该是在启动电路的部分有问题。一般控制1mV以内。