微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 应用于带隙基准里的运放在指标上有何特殊要求

应用于带隙基准里的运放在指标上有何特殊要求

时间:10-02 整理:3721RD 点击:
同问,这个问题我也一直在琢磨

增益和相位裕度吧

同问!自己最近做了个电源电压最小1V的低压带隙基准,可是调了很久管子的尺寸,就是在1V时不够理想,不知道你们一般怎么调带隙基准尺寸的

个人感觉运放主要是共模输入范围,

BG最重要的两个参数,TC与initial accuracy。而会影响二者的一个主要因素为Vos。如果应用要求严格的话,噪声可能也是一个很受关注的问题。

offsetnoise ....

offset ,psrr and plus

希望我要找到的就是这个

同问啊。

失调电压?我也是来学习的.

xuexi

学习下!请高手解答。

ding!

带隙对运放的要求:
1 增益, 运放的作用,钳位使得正负反馈端电压相同。但是由于CMOS工艺的输入对管的offset在10mV量级,所以对于运放的增益要求不严格,60dB足够了(除非性能要求过高)
2 失调,带隙系统里最重要的指标之一,一般需要特殊的补偿电路或trimming
3 架构,不同的架构对psrr的影响不同。
4 噪声

想问下 BG的offset是如何定义的呢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top