微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > PLL 如果要跑 lock ranger 是如何跑?

PLL 如果要跑 lock ranger 是如何跑?

时间:10-02 整理:3721RD 点击:
PLL 如果要跑 lock ranger 是如何跑?
PLL 使用 hspice 會跑很久, 還是使用 fast spice ?
或是說部份電路 PFD 使用 verilogA 一些 VCO charge_pump 使用 mos,
混合跑

混合跑可以
你的lock range是指输出范围吗

混合跑可以
你的lock range是指输出范围吗

lock range 是 PLL 可以鎖住範圍
PLL 不就是輸入某頻率 可以鎖住, 但一定有 lock range , lock time .
lock range 是某段 frequency 內可以鎖
lock time 是某段時間內可以鎖住, 如果設計不當可能 lock time會慢慢.. 慢慢鎖住
記得和 Low pass filter有關

还真不知道怎样仿真锁定范围。

lock range 指的是 no cycle slips你慢慢减小你的reference frequency 的changestep 看control voltage 没有cycle slips 的时候 就是你的 lock range

控制电压的cycle slips什么意思?是改变参考频率,看控制电压是否突变吗?

毫无意义的仿真

based on our observation for Table 5.1 that the state of the
flip-flop in stage i changes only if all preceding flip-flops are

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top