微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 问个PLL的问题

问个PLL的问题

时间:10-02 整理:3721RD 点击:
最近要搞了PLL项目,各位给点建议吧。特别是divIDER方面的资料有没有?设计中要注意哪些问题?

divIDER方面的资料
我上次也做了个PLL,不过这个divider是用数字的方法实现的....

你要什么样的divider?

可编程 的。用dff连接。看了一些书都不是专门讲这个的。用于L波段,用ecl作的

这个用代码写应该可以吧?
如果全定制的话恐怕的对卡诺图之类的理解的透彻,
还是多看看PLL的相关章节,多看应该有收获.
没具体做过,帮不了你,抱歉.

数字的PLL书籍好像比较多,譬如讲频率综合的都有这方面的介绍!

我今年做了一个1GHz-5GHz的CMOS二分频器.
1.8V供电,6dBm的功率输出.很简单的.高频必须用差分结构的.再后端用分频器用普通的数字电路去做就可以了.

回复 #7 tomjack 的帖子
现在有很多分频器,最好还是买.我估计小编说的是前置分频器吧.

如果频率不高,就直接用数字电路搭,
如果频率太高,采用tspc结构,或者采用相移开关(phase switching)的方法。

hittit有得是微波频段得

我要做个最高频率是860M的分频器.由于数字电视的调谐.前置分频一定要用模拟的来实现吗?

看你什么工艺啦,如果采用ECL flipflop,0.7um的工艺都能搞定,如果采用TSPC结构的flipflop,像这么低的频率,用0.5um的工艺是没有问题的。

看工艺吧,bipolar和CMOS不一样的说

!?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top