微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于spartan6 PLL输出时钟抖动jitter配置的解决方法

关于spartan6 PLL输出时钟抖动jitter配置的解决方法

时间:10-02 整理:3721RD 点击:
我有个问题请教一下:
我现在需要用xilinx spartan6器件锁相环,输入晶振频率没有限制,但是经过PLL倍频后需要125MHz频率输出,且jitter≤50ps,比如输入50M 70M 80MHz都行,我的问题是ISE配置向导中我怎么设置才能在最后的输出125MHz对应的jitter在255ps左右,即有高手能够教我配置向导具体设置方法,十分感谢各位!

纠正一下,我的意思是在IP核设置向导中我不管怎么设置输出125MHz时钟的抖动都不满足≤50ps的要求,一般都在180~250ps之间,求高人指点

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top