微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > Sigma-Delta ADC 架構

Sigma-Delta ADC 架構

时间:10-02 整理:3721RD 点击:
大家好,
如果要使用于低頻輸入的Sigma-Delta ADC,
我使用架構是single loop,
但是分為
CIFB(cascaded integrators with feedback)、
CIFF(cascaded integrators with feedforward)
以及 MASH,
哪一種架構比較適合於低頻輸入使用?
它們有什麼優缺點,
謝謝大家

CIFF, CIFB都差不多,前者STF有peaking,,后者就是需要的电容会大点。
MESH opamp 要求比single-loop 高些。

vdslafe你好,請問是否使用CIFF架構時,distortion會比較低?
還有是否CIFF架構容易輸出飽和?
謝謝!

看到大家討論我也長了知識了,感謝大家

用上ciff可以使得只有error通过积分器,因而能够降低harmonic
但是在量化端信号幅度可能很大而饱和
另外ciff要求没有delay的积分器,对loop时序比较苛刻吧

请教下CIFF与DFF在结构和性能上有啥区别,初学ADC,谢谢

Thanks for sharing!

ciff 和cifb都是带延时的积分器

Thanks for sharing

CIFF 也是用delayed integrator的

学习了…………

thank you

xue xi lefei chang gan xie

我最近在尝试做一个3rd-order,2bit的CIFF DSM,用Schreier的delsig toolbox,发现Dynamic Scaling Coefficient之后,b1=c1系数只有0.6多一点,按照KT/C进行noise budgeting的,为了达到18bit的resolution,第一级integrator的电容大得吓人,几十上百pF。 有人也遇到这种情况吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top