微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 其他条件一样,仿真ADC信噪比得到3VDD居然比3.6VDD好?why?

其他条件一样,仿真ADC信噪比得到3VDD居然比3.6VDD好?why?

时间:10-02 整理:3721RD 点击:
工艺是SMIC18.采用3.3VDD。3.6V时。SNR=56dB.3V时,SNR=60以上。求解。

可能是你的某些biasing在3.3V时比3.6V好。或者某些transistor leakage在3.6V下过大,比如vds过大,导致rds减小。check下,transistor的vds有没有超过1.8V的。

可能是静态工作点发生了变化,有可能是你的电路中某些管子处于临界饱和状态,电源电压发生变化导致了其他地方的变化,比如共模输出点的变化,从而使得电路状态发生改变。

小编能具体说下是怎么测SNR的吗

我也是smic,在ss下发现2.7比3好,跟lz趋势一样

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top