微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 谁能推荐个超低功耗的LDO

谁能推荐个超低功耗的LDO

时间:10-02 整理:3721RD 点击:
负载电流只有10u~1mA, 但是要低功耗,尽量在1~2uA内搞定,可能还没有off-chip电容,谁能推荐个管用的LDO或者paper,能实现超低功耗或者负载电容只有50p以内的? 或者..大家觉得可能做得到吗?
谢啦~

完全可以实现。

你这个LDO要求不高,用最简单的运放结构做就行,前提是你的model在sub-threshold区域要够准,否则simulation和measurement会差很多

能不能作到还要看精度和速度等的要求,特别是负载会以多快的速度变化范围多大,这对于低功耗设计的要求关系密切。

http://bbs.eetop.cn/thread-325013-1-1.html
参考下

http://bbs.eetop.cn/thread-325013-1-1.html
参考下

ti网站上好像有5mA的LDO,也可以上美信,linear之类的网站上去看看吧

5mA?笔误?5uA差不多

随便看看

准不准还真不知道,流片还没回来.....没测试过



看了一些,貌似最大的区别是我的输入要求是1.1~3.3V

谢谢,这个我搜索的时候看过

是提供给不读写状态下的RAM用的,具体还要找人问问,不知道没有片外电容能不能保证输出不要变化太大,没有片外电容是不是还少了个极点?这算不算好处?

不读写的RAM只有漏电流,这个LDO就很好作了,用不着片外电容,自身功耗也可以很小。有些奇怪的是,难道读写RAM时还有另外一个LDO要来工作?那这两个LDO是如何切换的呢?

"没有片外电容是不是还少了个极点?这算不算好处?"这个并不是好处

我暂时这么想的,用个大功耗的LDO供所有digital,用个小功耗没有片外电容的LDO供不读写时候的RAM,至于切换还没试过,不知道行不行得通,typical情况下RAM漏电很小,但是corner情况下超过100倍的递增...那样LDO也得按最大的设计
不知道一般设计给digital或者RAM用的LDO该如何做power management呢? 有没有人知道? 谢谢

我觉得两个LDO的切换可能是个问题。可以找一个有power down功能的ldo,进入power down模式后,有很低的功耗。

但是RAM不读写的时候也要保持supply

我指的是输出电流,不是静态电流

xie xie le zheng xu yao ne


十有八九是为了防止掉电,切换备用电源的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top