微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于 pll 中sigma-delta调制器的量化问题

关于 pll 中sigma-delta调制器的量化问题

时间:10-02 整理:3721RD 点击:
请问pll 中sigma-delta调制器中 ,量化器 是怎样实现的啊,如果采用四位量化输出,采用mash1-1-1,输出的整数范围是多少啊

量化器直接取最高位来实现,mash111中只有一位量化,那就取最高一位就好了,最终的输出范围是-3~4,

不过一位量化输出 怎么表示-3~4 这8个数的范围 呢至少需要三位量化吧

mash111量化部分只有一位量化,输出最后是通过了一系列加法器,延迟单元,所以加加减减的,变成了范围是-3~4

还不是很清楚, 看来要好好看书了

谢谢,帮顶起,不然没钱了

Delta-Sigma数据转换器Delta-Sigma数据转换器

帮顶一下,,,

帮顶一下,,,

Delta-Sigma数据转换器Delta-Sigma数据转换器

pll除了噪声分析
这个分析也很重要吗?
还有哪些分析啊

关心杂散吧。

帮顶一下

谁能把mash111讲的更清楚一些呢

为什么不用高阶单bits的呢?如果是-3~4会不会jitter有点大?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top