微波EDA网,见证研发工程师的成长! 2025婵犵數濮烽弫鍛婃叏閹绢喗鍎夊鑸靛姇缁狙囧箹鐎涙ɑ灏ù婊呭亾娣囧﹪濡堕崟顓炲闂佸憡鐟ョ换姗€寮婚敐澶婄闁挎繂妫Λ鍕磼閻愵剙鍔ゆ繛纭风節瀵鎮㈤崨濠勭Ф闂佸憡鎸嗛崨顔筋啅缂傚倸鍊烽懗鑸靛垔椤撱垹鍨傞柛顐f礀閽冪喖鏌曟繛鐐珕闁稿妫濋弻娑氫沪閸撗€妲堝銈呴獜閹凤拷04闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑鐐烘偋閻樻眹鈧線寮撮姀鈩冩珕闂佽姤锚椤︻喚绱旈弴銏♀拻濞达綀娅g敮娑㈡煕閺冣偓濞茬喖鐛弽顓ф晝闁靛牆娲g粭澶婎渻閵堝棛澧遍柛瀣仱閹繝濡烽埡鍌滃幗闂佸搫娲ㄩ崑娑㈠焵椤掆偓濠€閬嶅焵椤掍胶鍟查柟鍑ゆ嫹05闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑鐐烘偋閻樻眹鈧線寮撮姀鈩冩珖闂侀€炲苯澧扮紒顕嗙到铻栧ù锝堟椤旀洟姊洪悷鎵憼闁荤喆鍎甸幃姗€鍩¢崘顏嗭紲闂佺粯鐟㈤崑鎾绘煕閵娿儳鍩g€殿喖顭锋俊鎼佸煛閸屾矮绨介梻浣呵归張顒傜矙閹达富鏁傞柨鐕傛嫹 闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑鐐烘偋閻樻眹鈧線寮撮姀鐘栄囨煕鐏炲墽鐓瑙勬礀閳规垿顢欑紒鎾剁窗闂佸憡顭嗛崘锝嗙€洪悗骞垮劚濞茬娀宕戦幘鑸靛枂闁告洦鍓涢敍娑㈡⒑閸涘⿴娈曞┑鐐诧躬閹即顢氶埀顒€鐣烽崼鏇ㄦ晢濠㈣泛顑嗗▍灞解攽閻樺灚鏆╁┑顔芥尦楠炲﹥寰勯幇顒傦紱闂佽宕橀褔鏌ㄩ妶鍡曠箚闁靛牆瀚崗宀勬煕濞嗗繑顥㈡慨濠呮缁辨帒螣閼姐値妲梻浣呵归敃銈咃耿闁秴鐒垫い鎺嶈兌閸熸煡鏌熼崙銈嗗闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌i幋锝呅撻柛銈呭閺屻倝宕妷锔芥瘎婵炲濮甸懝楣冨煘閹寸偛绠犻梺绋匡攻椤ㄥ棝骞堥妸褉鍋撻棃娑欏暈鐎规洖寮堕幈銊ヮ渻鐠囪弓澹曢梻浣虹帛娓氭宕板☉姘变笉婵炴垶菤濡插牊绻涢崱妯哄妞ゅ繒鍠栧缁樻媴閼恒儳銆婇梺闈╃秶缁犳捇鐛箛娑欐櫢闁跨噦鎷�
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 采样保持电路中碰到的问题~

采样保持电路中碰到的问题~

时间:10-02 整理:3721RD 点击:

用到Pipeline adc里的第一级的采保~ADC的指标为10bit, 40Ms/s, 0.13um工艺,3.3v电源电压,参考电压Vref=1.2v~结构式经典的四电容的电荷重分布式,放大器的共模输入电压是Vcmi=1.1v,共模输出Vcmo=1.6v,即上摆至VR+=2.2V, 下摆至VR-=1V~
放大器用的套筒式cascode, 加了一个gainboosting运放, 开环增益做到了90dB, GBW=470Mhz, 采样电容取的0.6pF~稳定性没问题~
我输入差分信号给的是一个斜坡信号(从-1.2V保持1.5us然后缓慢斜坡上升至1.2V再保持1.5us),问题是,我的采样保持带上后级的MDAC一起仿真时,采到斜破上点的精度老是差个1.5mV-2mv左右(希在0.6mV以内),而采到最大值如1.2V和-1.2V时,精度完全够(28uV),信号建立没有ring,稳定后相当平坦,可以确定不是速度后来把所有的开关换成理想的,还是不见效果~
考虑过共模输入点偏移引起的增益不够的问题,但从仿真结果来看,那些采不准的点处的增益也90db左右
更令我不解的是,我将这些建立不准的点,换成直流信号给到采保电路单独仿时,保持的精度又完全够`真不知道哪儿出了问题?
求问各位大侠,能指出可能是哪儿的问题吗?先谢了~
没法上图,只能这样敲字了~

自己顶起~

小弟,的确如此。
在如此高速度上要求精度,也就要求你的增益在这个频率上也要足够。你的dc增益够了,所以你dc点是对的,但是你在动态中(该频率点)就不能保证了。

有可能是采样开关的clock skew引起的,检查一下采样开关控制信号的驱动能力是否够

多谢LS两位,我再去看看

灏勯涓撲笟鍩硅鏁欑▼鎺ㄨ崘

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top