Delta Sigma Modulator不延迟如何实现
时间:10-02
整理:3721RD
点击:
Sigma Delta Modulator中用开关电容可以轻易实现 z^-1/(1-z^-1) * z^-1/(1-z^-1) 的功能,可是,有没有办法同样用开关电容,但是把式子改成 1/(1-z^-1) * z^-1/(1-z^-1), 就是说,能不能有一个integrator没有delay, 但另一个却有。通过调整采样的时钟可以吗?
可以有一个integrator没有delay,而且比2个都delay的稳定。通过调整采样的时钟可以实现,你自己已经说对了
怎么调整?假如通常我们第一和第二个integrator在phi1采样,phi2的时候,vout(n-1) 和vin(n)加起来,是不是把第二个integrator的phi1和phi2调换过来就可以了,那么比较器应该在什么时候采样?Vref怎么办?谢谢。
把第1个integrator的phi1和phi2调换,比较器在phi1时采样,Vref受phi1控制,第2级则保持不变。当然调换第2个integrator的phi1和phi2也可以,比较器要在phi2时采样,2种方法是等效的