微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于开环运放的仿真错误

关于开环运放的仿真错误

时间:10-02 整理:3721RD 点击:

大家好,
cmos差分运放的前仿真增益120db,但是到后仿真,运放调节不到正常工作点。我理解的是,后仿真由于寄生参数,输入端不可能非常小。假设运放正常工作,差分输入信号2uv,开环放大10e6倍,得到差分输出2v,这样运放的管子肯定会在非饱和区。现在我想得到后仿真结果,应该怎么办呢?运放是用在pipelineADC的开关电容电路中,环路增益2.。
求高手指点一下吧,谢谢啦。

补充一下:我后来提取寄生参数的时候没有提取R,结果和前仿真一致。加上R,结果就不正常。

帮顶一下~~

要接成闭环电路仿真

要用反馈来仿,哪有这样开环仿的。

方法错误

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top