问一个PLL 瞬态仿真的问题
时间:10-02
整理:3721RD
点击:
模拟PLL设计
使用 Cadence的Spectre来做 瞬态仿真 测试检相器和电荷泵的工作是否正常
VCO、 divIDER皆为VerilogA模块 其余为schematic view
二阶无源滤波器 当环路滤波器的电容低于1uF时 PLL正常锁定
当环路滤波器电容高于1uF时 其上电压出现振荡 等很久都没有锁定的迹象
很奇怪 不知为何 求好心人解答
(经计算 PLL开环相位裕度大于60度PLL闭环带宽大约数千Hz(窄带应用)
晶振输入1MHzPLL输出100MHz)
使用 Cadence的Spectre来做 瞬态仿真 测试检相器和电荷泵的工作是否正常
VCO、 divIDER皆为VerilogA模块 其余为schematic view
二阶无源滤波器 当环路滤波器的电容低于1uF时 PLL正常锁定
当环路滤波器电容高于1uF时 其上电压出现振荡 等很久都没有锁定的迹象
很奇怪 不知为何 求好心人解答
(经计算 PLL开环相位裕度大于60度PLL闭环带宽大约数千Hz(窄带应用)
晶振输入1MHzPLL输出100MHz)
1uF?
建议再算下LPF, 取好RC参数,计算下PM, damping factor and settling time
我也不知道,正准备做