微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > 请问TPS62740或其子系列DCDC带负载情况下的自身损耗

请问TPS62740或其子系列DCDC带负载情况下的自身损耗

时间:10-02 整理:3721RD 点击:

请问有人做过TPS62740或其子系列DCDC带负载情况下的自身损耗测试吗?测试环境VOUT=3.3V,CTRL=GND,LOAD=NC,PG=NC,IOUT=20mA(或别的非0值)。(电感电容为手册推荐值)

还有个(小白)疑问,就是DCDC电源芯片带负载时自身损耗一般主要是哪些因素导致?

或者请推荐一款静态电流低于1uA,带20mA左右小负载情况下,自身损耗小的降压DCDC,VIN为适用于三节干电池供电的。

Hi

    类似TPS62740这类芯片,静态电流非常小的,而在小负载时效率也是非常高的,非常适合你的应用。

    芯片工作时主要消耗在于MOS驱动,MOS功耗,电感功耗等。

那像上面我举例的那种使用情况下,带负载时芯片自身损耗大概是多少呢?会有10uA以上吗?

Hi

   假设你是4.5V供电,转换时效率95%,3.3V/20mA输出,输入电流是3.3*20/0.95/4.5=15.43mA。

   能量是守恒的,如果你的负载时20mA,即便效率100%,输入也会是14.6mA。

   对于轻载之下95%效率,这个已经是非常之高的了。

学习了,非常感谢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top