微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > LM5017负载

LM5017负载

时间:10-02 整理:3721RD 点击:

我用LM5017做了一个隔离DC-DC,初级侧电压设置为9V,次级电压设置为6V。变压器选用EE13 core,初级圈数44圈,次级33圈。

现在的问题是,当输入电压为10V时,初级测试电压为8.89V,次级侧不带负载为6.35V,带60mA负载仅为4.2V。

简单的说,就是次级侧(OUT2)带不起负载,有什么好的解决办法。

 

 

 

你好,

1.占空比太大,检查一下off-off-time的时间够不够,建议变压器重新设计匝比,使占空比小于50%。

2.请问一下变压器初级电感有多大。

目前变压器的初级电感是1.1mH±10%,请问这个感量是不是设计的太大了。

我们对负载的需求是,OUT1:9V/空载;OUT2:6V/200mA以内。

手头有EE13 CORE,您能不能提供个变压器参考设计,谢谢。

补充一下,我们的输入电压范围是10V~20V。现在主要是输入电压为10V时OUT2/6V带载后电压偏低,大概带40mA负载时输出电压仅为4.2V。

LM5017设计fly-buck建议原边的占空比取30%附近

一个是占空比不合适,另一个是变压器漏感要控制好,越小越好。

你好,原边搞个3V,你用LM25017就够了,谢谢。

从变压器角度,尽可能减小漏感:

1. 三明治绕制法

2. 在不触到OCP的条件小,适当减小电感量,从而减小的绕组匝数和绕组层数。

另外,你的原边芯片工作时,检查SW是否有异常

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top