微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > 请教一下如何降低电源芯片的噪声干扰

请教一下如何降低电源芯片的噪声干扰

时间:10-02 整理:3721RD 点击:

Hi all。之前一直在用TPS54331,没太关注滤波方面的问题。最近做的东西因为涉及到AD,发现采样一直在漂,后来看示波器发现+5V那边有一个固定的大概550k正负70mv左右的干扰。考虑到TPS54331的工作频率,估计这个干扰就是来自电源芯片本身了。

后来加了一个大的磁珠,5v输出比之前要平稳,但是干扰还在,而且几乎没什么改变。那么,这个干扰要怎么去过滤?是不是跟元件的布局有很大关系?感谢各位不吝赐教

亲;这个幅值噪音主要来自PCB Layout,尤其是大面积覆地且进出地线公用。。。

额,是大面积覆地,,地线也公用。。。。

这么说,在整个TPS54331电源部分是不是不应该覆地?应该跟外部的电源和地线的连接也是一点连接,类似于AD里面的处理?

亲;是的,随意大面积覆地是有史以来最糟糕的做法。必须按功能分割后覆铜。即模拟地与数字地必须分立;但可以单点接一起。所有地需汇总一点。汇聚点通常是电源主电容或其它可视为比较平静的地方。

啊,欧尼。。。。。。

好的,学到了~~非常感谢~

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top