TPS40140测试中遇到振荡器稳定性问题
用TPS40140做输出电压可调的交错并联BUCK,禁用了内部的两个误差放大器运放,从COMP口给电压信号与内部的1.8V-2.3V的ramp比较产生PWM。通过将CSx和CSRTx脚接地,使得电流环路不工作。在无主电路的情况下,输出的PWM会在某些占空比下出现不稳定的情况,就是其占空比会左右抖动,请问这可能是什么原因?
你好,首先检查comp脚电平质量,其次你说PWM不稳出现在什么时候,谢谢。
PWM占空比抖动多数出现在40%到50%占空比中的某个点,在一定频率下,我把COMP口电压从1.8按0.01V步进到2.3V,其中只有一两个电压值点回出现这个现象Frank 1
你好,首先检查comp脚电平质量,其次你说PWM不稳出现在什么时候,谢谢。
你好,理论上应该是不会出现抖动的,触发comp脚电平出现异常,手头上没有EVM,不能马上帮你check,你可以换个芯片试试,都会出现这个状况吗,谢谢。
请问你这个不稳定现象是在开环的情况下测得的,还是在闭环的情况下测得的?
开环的话可能是噪声的影响,比如PCB布线不合理
闭环的话可能是稳定性问题,请问你的主控制器是啥?
你好,从他的描述看是开环的,已建议他检查comp脚电平质量,谢谢。
您好,首先感谢您的回答。Jason Shen
请问你这个不稳定现象是在开环的情况下测得的,还是在闭环的情况下测得的?
开环的话可能是噪声的影响,比如PCB布线不合理
闭环的话可能是稳定性问题,请问你的主控制器是啥?
我目前的测试条件是纯粹的开环,实际上没有MOS管等主电路,就是单纯的对IC做一个输出占空比的调节测试。主控制器就是TPS40140,已保证COMP输入的供电质量。这种不稳定的现象是单点产生而非在一个范围下出现,COMP口输入电压在1.8V到2.3V之间按照0.01V做步进,在某些点就会出现这样的占空比抖动的不稳定现象。
基于您关于PCB布线合理性的说法,遂做实验将第二路的EN使能管脚接地,使得第二路无输出,实验结果是第一路输出时的抖动现象消失了。
下面是几个疑问:
1.该实验现象应该可以印证您对于PCB布线合理性的说法吧?由于我的电路板目前没有焊接其他主电路器件,实际就是TPS40140和一些基本电阻电容,那这样都会出现如何严重的串扰问题?(主要是这个问题是这个串扰是外部造成的还是IC内部就已经产生了?)
2.在频率400K以上实验中,没有抖动问题,但是在占空比比较小的时候,会有不稳定抖动出现,而在频率较低的时候,就不会有这个问题,请问这个问题应该怎么样避免?
3.这个IC的PCB合理布局有没有TI官方的相关资料,要避免串扰需要有什么需要注意的事项。
再次感谢。
谢谢您。Frank1Frank 1
你好,从他的描述看是开环的,已建议他检查comp脚电平质量,谢谢。
一般这种干扰来源于PCB布线,芯片内部已经对抑制串扰做了优化,一般就是将几个电源轨和接地分开。
你可以参考我们的评估板布线,可以有效减小串扰。