微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > TPS40210电源管理芯片的反馈信号噪声问题

TPS40210电源管理芯片的反馈信号噪声问题

时间:10-02 整理:3721RD 点击:

       我在使用TPS40210电源管理芯片的时候,用示波器观测8号引脚(GDRV)的控制PWM波形的时候,感觉非常的乱。当我把反馈回路去掉,直接在5号引脚(FB)加一个较为稳定的直流量(相当于在模拟反馈信号)的时候,就会发现PWM波形就是比较理想的矩形波。所以我觉得是在反馈回路上有问题,应该是噪声较大的原因,我自己也在通过各种途径搜索改善的方法,也稍微有了点改进的方案,不过还是想请TI的工程师们给给有效的改进方向。

    PS:首次在这个论坛发帖,内容描述不规范或者不清楚还请见谅。

这是典型的系统自激振荡现象,建议增大积分电容试试。

这种现象非常复杂,有可能是PCB布局,也可能是参数不配,建议传个图,看看究竟是咋回事。

感谢您的解答,我在试图通过各种途径在现在能过的范围内提高该系统的性能。

你好,这种情况可能是环路问题导致的,建议观察FB管脚波形是否有大的波动。另外最好能够给出波形,方便大家帮你分析!

应该是自激振荡的问题,环路设计可能不大好,需要修改。

建议楼主直接用webench来设计,如果这个器件模型是支持的,那么输入你的应用条件,软件会自动帮你生成对应的器件,并能生成非常直观的波特图,相位俗量也是一个最佳值。实际电路严格按照给定的boom来设计,即使不使用完全一致的生产厂家,只要保证用同类型的器件来代替,器件的大小和关键参数(电感的饱和电流,输出电容的大小和esr)不要相差太多即可。

Hi,我感觉你的调试有问题

首先你在FB脚加一恒定的电平,这一电平是多少?

第二,如果电平低于基准700mv那么comp应该是恒高,如果高于700mv, comp应该是恒低。

两次模拟有差别,鉴于芯片是峰值电流控制,那你一开始的是电压电流双环,后面仅为单电流环。峰值电流控制内环比较器而已,因此类似给定占空比,占空比不变化正常。

欢迎批评指正。

我的建议你实测一下FB引脚波形,PWM变化很可能是你环路不稳定造成的,不一定是FB引脚的原因。

测量也要注意不要引入噪声,最好用差分探头测量,且测量回路越短越好。

用webench来设计吧,这款在线工具很强大的,如果这个器件模型是支持的,那么输入你的应用条件,软件会自动帮你生成对应的器件,并能生成非常直观的波特图,相位俗量也是一个最佳值。实际电路严格按照给定的boom来设计,即使不使用完全一致的生产厂家,只要保证用同类型的器件来代替,器件的大小和关键参数(电感的饱和电流,输出电容的大小和esr)不要相差太多即可。

Hi John,

可以把你的电路图和相应的元件数值上传一下吗,PM也可以。这样方便我们计算分析和测试验证。

谢谢!

可以把你调试的图和波形贴出来看看

(1)建议测一下FB引脚波形,PWM变化很可能是环路不稳定造成的,不一定是FB引脚的原因。

(2)测量要注意不要引入噪声,测量回路越短越好。

波形比较乱的原因是你的环路震荡了。你把环路的补偿电容增大一点,滞后补偿加大,试试看看波形还乱不乱。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top