微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > TPS62170怎么会出现,接负载后输出电压变高的情况?

TPS62170怎么会出现,接负载后输出电压变高的情况?

时间:10-02 整理:3721RD 点击:

请问,采用TPS62170采用R1=390K,R2=180K输出2.5V的电压,没有接负载的时候,输出电压为+2.5v,但接上负载后,输出电压变为3.24V,不明白怎么回事,以为芯片坏了,换了新的还是老样子。

什么原因导致输出电压变高了?谢谢

这种现象多与PCB布局有关,不知是否可以上传相关PCB部分图片?

请看datasheet这段话

Also sensitive nodes like FB and VOS should be connected with short wires, not nearby high dv/dt signals (e.g.
SW). As they carry information about the output voltage, they should be connected as close as possible to the
actual output voltage (at the output capacitor). Signals not assigned to power transmission (e.g. feedback divider)
should refer to the signal ground (AGND) and always be separated from the power ground (PGND).

布局我按照datasheet的要求进行的布线,如下图所示,也用了其他的TPS62XXX的芯片,布局也差不多,都没有问题,这颗为啥有问题了?

布局按要求做的,我也关注到这段了,板子上也用了TPS62XXX的其他的芯片,都没有问题啊?

Hi

   能不能把FB的波形传上来看看? 或者是输出波形也可以。

  

Hi

   你的芯片是哪里买的? 如果不是layout问题,不排除芯片质量问题。

VOS脚要和R85的右节点直接相连,这样离输出电容最近

芯片应该没有问题,我在digikey买的

不确定的是:如果和后面的电路断开测试输出电压为2.5V,没有问题。但是连接负载以后电压变为3.24V左右,疑惑在于接负载了电压变低好理解,但变高是什么原因了?什么会导致这升压?

1、PCB如何有问题的话,我觉得应该不接负载的时候就可以显现出来。

2、如果负载有问题的话,那负载上什么样的电路会导致这个情况(这个2.5V电压是给Xilinx的FPGA的配置和IO管脚供电的)。

3、板子也有3.3V的供电,是不是2.5V那里和3.3V短路了?测量发现2.5v和3.3v无短路。

4、测试输出端和地,发现电阻为160ohm。

谢谢!

确实比较疑惑为什么会升压?

您觉得PCB这放会有问题?那我用跳线试试直接短接过去,会好些吗?

我有点疑惑:这个PCB布局会这么敏感?

Hi

   有波形吗?

   如果是layout造成的,也就是说FB应该是一个不稳定,并且大部分时间是偏低的反馈输入,才会造成输出偏高,同样输出也应该是不稳定的。

  我觉得更多的是应该注意功率走线。

Hi

   测试输出端和地,发现电阻为160ohm,这个是有问题的。 查一下什么都是的电阻异常,输出端到GND的阻抗应该是反馈电阻的和。

  之前提到FB波形,按照输出电压偏高,如果是因为反馈震荡引起的,FB应该是大部分时间是偏低的不稳定反馈,输出同样应该是不稳定的,是否能提供这个波形》?

“输出端到GND的阻抗应该是反馈电阻的和”,好像不是这样的,我在这块板子也用到了TPS62150,输出1.2v,电压输出端和地之间电阻也只有300ohm,但是1.2v的输出正常。

FB大部分时间幅度都是983mV左右,输出也比较稳定在3.24v.

稍后我会提供这个两个的示波器波形。

下图为FB和输出的波形

输出电压的波形

不知道发上来没有,重新发一遍,FB波形

重新发一遍,输出端波形

还是没上传成功,还是我这刷不出来啊,PCB布局确认了吗,可能是其他环节有问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top