微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > TPS71710DCK EN使能脚拉低别的电源芯片

TPS71710DCK EN使能脚拉低别的电源芯片

时间:10-02 整理:3721RD 点击:

如上图所示:TPS71710DCK 与TPS62260DDCR 的EN脚连在一起,现在的问题是:

上电后1.8V和1.0V都没有输出,发现是因为En脚低电平shutdown了。将:TPS71710DCK 焊掉后,EN回复高电平,上面的1.0V和1.8v即可输出。

请问到底是什么原因导致:TPS71710DCK 的EN变低了呢?然后导致TPS62260DDCR也被拉低。是否是芯片质量问题?若不是什么原因呢?请帮忙分析,谢谢~

备注:该设计已经在前两批制版中验证过没有问题,但后来再制版焊接 发现所有板子都是因为TPS71710DCK导致电源有问题,焊掉就好了。如果是设计问题,为什么前两次没有问题呢?

EN的高电平取自哪里,有没有可能是因为TPS71710的负载干扰到前级的电源

您好,TPS71710输出是给ARM芯片的PLL电源的。应该不是干扰的,因为我把U15即TPS71710去掉后,将R42焊接上(原来R42不焊接),即用U12 TPS62260DDCR的1.0V供给PLL电源,就可以,现在就是这样改了,已经可以。如果是干扰的话,他怎么不干扰TPS62260DDCR呢?见下图:

Hi

    从电压路径来看,EN电压是被TPS71710的EN脚拉低了,这个可以从将TPS71710去掉得到证实,如果是这样的话,您可以测试一下TPS71710的EN对GND阻抗,通常在这种情况下,EN脚的阻抗是非常低的,而实际上正常的应该是M欧以上。

Hi

  从你的描述看可能是芯片批次上的质量问题,因为前面2个批次没有这个不良的现象。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top