关于TPS54318应用问题
尊敬的TI工程师们,你们 好
我在使用你们的TPS54318芯片做电源管理,我的设计需求是5V输入,3.3V输出,缓启动时间是10ms,有几个问题想请教:
1、EN脚,我想最简单化处理,可否悬空直接使能?或者直接连输入的5v
2、RT/CLK脚,这个脚是用来设计开关时钟频率的,但是我不知道在我的需求下应该设定为什么样子的频率(也就不知道它接的电阻该多大了),或者可以悬空这个脚吗?
3、COMP脚,这个脚是做什么用处的 ?
4、5V输入,3.3V输出,纹波大约多少?
5、我设计的如图所示,请指教
你好,
对于您的问题,回答如下:
1. EN pin的电压为:-0.3~7V。如果5V输入,可以直接连接输入电压。
2. 关于开关频率:开关频率的选取会影响输出电感、输出电容和反馈网络的选取,开关频率越高,电感越小,但频率高了,开关管的开关损耗会增大,效率会降低。不知道楼主的电源是什么样的应用,输出电流多大,对于开关频率是不是有特殊的要求。另外,TPS54318必须外接一个电阻来设定开关频率。
3. COMP脚是跨导误差放大器的输出端,跟GDN接补偿网络从而满足电源的稳定性和快速性的设计。
4. 输出纹波的大小和开关频率,输出电容,和电源的布线是有关的,不知道楼主有什么样的要求。你可以通过TI webench设计来观察输出纹波的大小。
希望可以帮到你,谢谢。
您好,
1.根据datasheet P5,12 EN脚可以悬空使用也可以直接接5v。只是推荐采用分压电阻方案,可以实现UVLO滞环控制。
2. 您的意思是问默认的开关频率是多少么?因为开关频率决定了电感的大小和尺寸,也影响到纹波等等,看您原理图上已经设计好了电感参数等,您设计时采用的开关频率是多少
3. comp脚是内部误差放大器的输出,接补偿电路的
谢谢,3.3V应用在FPGA的IO口供电上,输出电流1A—1.5A,对频率没有什么要求
我按照TI webench 更改了设计,请看看是否合适
你好,
从原理图看应该没有太大问题了。下一步就是做板子进行调试了。
Dear Bin,
感谢您选用TPS54318 芯片,回答您提出的问题
1. TPS54318支持EN管脚简单floating使用。如果您需要输入欠压保护应用,可以通过一组分压电阻连接Vin管脚,EN管脚和地之间。根据您需要的IC启动电压(Vstart)和 IC停止工作电压(Vstop),按照数据手册12和13页公式计算得两个电阻值。建议您选用的Vstart和Vstop之间有一个大约400mV~500mV的回滞压差。
2.RT/CLK管脚用来设置开关频率,不可以悬空。
开关频率的选择一般取决于三项因素:您系统对于响应速度的要求;系统内部电子器件的限制,尤其是电感的限制(一般成一定程度的反比关系);同时最大工作频率受制于IC最小导通时间。
3.COMP管脚是连接外部补偿电路
4.纹波您指的是输出纹波还是电感电流纹波呢?只有输入输出电压不足以了解纹波。输出纹波与开关频率、输出电流、输出电容ESR等有关;而电感电路纹波则与开关频率、输出电流、电感值等相关。
在您的设计中,建议您先定值确定输出纹波或者电感纹波,然后确定工作频率,再确定电感等参数。
希望能帮助到您。
Best Regards
Na