微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > 驱动电路电平转换的低电压被拉高(续)

驱动电路电平转换的低电压被拉高(续)

时间:10-02 整理:3721RD 点击:

推挽电路如下图所示,CMG输入为高电压5V,低电压0V,频率为10MHZ的时序信号,通过此电路实现高低电平的转换,Vcmgh和Vcmgl为直流电压,Vcmgh电压为+20V,Vcmgl采用LDO芯片产生,电压为+4V,此电路的功能是将高低电平的电压转变为Vcmgh和Vcmgl,但是在实际使用中,Vcmgl的电压被拉高(比LDO的输入电压还高),想请教一下大虾怎么解决这个问题。

这个问题已经有大神解答说LDO要具有sink电流的能力,我还想请教几个问题,可怎么也点不了回复键,不能继续请教相关细节,只好再开一个帖子。

我还有几个疑问想请教一下:
(1)以前只知道LDO调电阻的比值就可以获得想要的电压大小,现在才知道还需要考虑是否具有灌电流的能力,能否推荐几款具有灌电流的能力,,噪声比较低的LDO芯片?
(2)如果我在Vcmgl端加一个和Vcmgl电压值差不多的稳压二极管,是否也能解决这一问题?
(3)我一直没想明白2200pf电容的作用,能解释一下吗?

QIANGQIANG,

基于你的问题,我可以给一些我的理解:

1)一般的LDO都是sourcing电流,给Load的,你需要sinking电流的能力,可以reference 

http://www.ti.com/lit/ds/symlink/reg1117a-18.pdf

你可以选adj output

2)理论上可以,但是这个电压是accuracy取决于你的稳压管的clamp voltage,而且要注意你的稳压管的电流能力

3)看不到图诶

3) 电容是hold电压用的,你可以看到两个正向的diode,电阻和下面的两个正向的diode,构成一个偏置通路,电容在这边能起到在switching切换的时候能hold住这些点得电压偏置

非常感谢你给的建议,

(1)我看了一下REG1117的DATASHEET,发现这款芯片有最小负载电容,那么是不是表示它只能输出电流,而不能sinking电流,所以我不太理解。

(2)我用仿真软件(multisim)仿真了一下这个电路,发现Vcmgl其实并不是被拉高了,而是变成了类似与方波的波形,实际电路中由于加了电容,才使Vcmgl看起来像是直流电压,我的理解是我用来调整LDO输出电压两个电阻与电路中的10K电阻一起串联到了幅值为5V,频率为10MHZ的CMG输入端上,这样就解释了为什么我将用来调整LDO输出电压两个电阻的阻值调小(比例不变)以后,Vcmgl虽然也类似与方波,但幅值小,更接近于直流电压的波形。不知道我的理解对不对?

(3)我在使用LDO时一直没有想明白按照DATASHEET的公式,LDO输出电压只和电阻的比例有关(有的DATASHEET会说明阻值不能大于某个特定的值),那么如果我的阻值在符合DATASHEET的要求内,阻值大一点和阻值小一点(阻值的比例不变),到底会有哪些影响?

Jacky Ke

QIANGQIANG,

基于你的问题,我可以给一些我的理解:

1)一般的LDO都是sourcing电流,给Load的,你需要sinking电流的能力,可以reference 

http://www.ti.com/lit/ds/symlink/reg1117a-18.pdf

你可以选adj output

2)理论上可以,但是这个电压是accuracy取决于你的稳压管的clamp voltage,而且要注意你的稳压管的电流能力

3)看不到图诶

非常感谢你给的建议,

(1)我看了一下REG1117的DATASHEET,发现这款芯片有最小负载电容,那么是不是表示它只能输出电流,而不能sinking电流,所以我不太理解。

(2)我用仿真软件(multisim)仿真了一下这个电路,发现Vcmgl其实并不是被拉高了,而是变成了类似与方波的波形,实际电路中由于加了电容,才使Vcmgl看起来像是直流电压,我的理解是我用来调整LDO输出电压两个电阻与电路中的10K电阻一起串联到了幅值为5V,频率为10MHZ的CMG输入端上,这样就解释了为什么我将用来调整LDO输出电压两个电阻的阻值调小(比例不变)以后,Vcmgl虽然也类似与方波,但幅值小,更接近于直流电压的波形。不知道我的理解对不对?

(3)我在使用LDO时一直没有想明白按照DATASHEET的公式,LDO输出电压只和电阻的比例有关(有的DATASHEET会说明阻值不能大于某个特定的值),那么如果我的阻值在符合DATASHEET的要求内,阻值大一点和阻值小一点(阻值的比例不变),到底会有哪些影响?

输出电容不管是sinking还是sourcing电流都需要的,你可以参考sinking 电流的概念通过这个 http://cds.linear.com/docs/Datasheet/1118fd.pdf 但是建议可以去TI的官网上

http://www.ti.com/ww/en/analog/linearregulators/index.htm

搜一下具有sinking current capability的 linear regulator.

2)如果你的LDO有sinking电流的能力,你是不会看到在VCMGL上的方波的,你可以试想一下,它是负方向的电源,只要你的电流能力在LDO的loading范围内,它是可以regulate电压的。简单的例子,就如你前面所说,你在VCMGL加一个稳压管,就能达到这个效果。

3)这个你需要看看LDO的diagram,以及LDO的原理图了。你在TI的网站上可以找一些文档来看看,简单的说,LDO是一个线性的稳压器,电阻的比例决定你输出电压,而电压具体的大小,关系到你的静态功耗,就是这部分的能量是不能提供到你的负载的,是power loss.所以会尽可能的减小一些,但是也不能太小,因为,太小了LDO的transient会差一些,因为内部的pass device进去到了深线性区,出来的时间比较久。这些,你可以读读相关的文档。

Jacky Ke

输出电容不管是sinking还是sourcing电流都需要的,你可以参考sinking 电流的概念通过这个 http://cds.linear.com/docs/Datasheet/1118fd.pdf 但是建议可以去TI的官网上

http://www.ti.com/ww/en/analog/linearregulators/index.htm

搜一下具有sinking current capability的 linear regulator.

这些问题已经困扰我很久了,非常感谢你的建议。

这里我写错了,写成最小负载电容,其实应该是最小负载电流。我的理解是既然有最小负载电流,那一定是向外提供电流的,就不会存在sinking 电流的能力。

另外我还想问一下,如果我直接把Vcmgl端接GND或者借成负电平,是否就不会出现Vcmgl这个问题了?

再次感谢你给出的建议!

接GROUND和接负电平同样需要sinking电流的能力,这只是一个电位差的区别,是这样的,你要想regulate某一个点得电压,需要有sourcing和sinking流到这一点的电流的能力。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top