微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > 驱动电路电平转换的低电压被拉高

驱动电路电平转换的低电压被拉高

时间:10-02 整理:3721RD 点击:

推挽电路如下图所示,CMG输入为高电压5V,低电压0V,频率为10MHZ的时序信号,通过此电路实现高低电平的转换,Vcmgh和Vcmgl为直流电压,Vcmgh电压为+20V,Vcmgl采用LDO芯片产生,电压为+4V,此电路的功能是将高低电平的电压转变为Vcmgh和Vcmgl,但是在实际使用中,Vcmgl的电压被拉高(比LDO的输入电压还高),想请教一下大虾怎么解决这个问题。

Vcmgl由LDO供电,那么它需要有sink 电流的能力,可以先check一下你的LDO是否具有sink电流的能力,可能因此造成LDO没有办法regulate你的Vcmgl电压。

我还想请教几个问题,可是怎么点不了Jakey Ke的回复键啊?

我还有几个疑问想请教一下:
(1)以前只知道LDO调电阻的比值就可以获得想要的电压大小,现在才知道还需要考虑是否具有灌电流的能力,能否推荐几款具有灌电流的能力,,噪声比较低的LDO芯片?
(2)如果我在Vcmgl端加一个和Vcmgl电压值差不多的稳压二极管,是否也能解决这一问题?
(3)我一直没想明白2200pf电容的作用,能解释一下吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top