微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > TPS2421的PG引脚问题

TPS2421的PG引脚问题

时间:10-02 整理:3721RD 点击:

在使用TPS2421时,Vin=5V,EN、PG、FLT接15K上拉电阻到5V,EN由单片机控制拉低,PG接led,限流电阻为560欧,其他外围电路按照器件手册上给的电路搭建。

观察波形发现,当EN拉低时,VOUT能输出5V,但当EN拉高时VOUT不能关断,有时降到1V,有时降到2V。观察PG发现,EN高时,PG并不能拉高到5V,而是2V左右;当EN拉低时,PG会先有一个3~4ms的5V方波,然后拉低;EN再拉高时,PG也不能拉到5V,而是立刻拉到5V后缓慢降低到2V左右。很困惑,难道是PG引脚坏了?

把PG的上拉电阻换成1K看看。

另外,VOUT所接的负载是什么? 所描述的是单板现象还是所有板都是?

EN拉高是怎么实现的?PG芯片内部有一个下拉MOS,正常情况下是输出为低电平,PG电压不正常是因为你的上拉电阻和LED分压造成将PG电压嵌位在2V左右。将上拉电阻增大同样不能解决问题,因为只要想LED亮的话,电压始终在2-3V左右。

能否将TPS2421 Vout的负载拿掉,重新做上述测试,因为如果负载呈现容性,EN先拉低,而输入电压上升缓慢时,在启动之初容易造成先欠压保护后正常,即PG先高后再拉低(见datasheet 第其他EN说明).  这种情况可以通过延时EN来解决。

另外按照您的设计LED加串联限流电阻,这个设计会存在一个问题,只要PG有漏电流产生就会造成LED导通,引起PG电压异常,如“EN高时,PG并不能拉高到5V,而是2V左右”您可以测试此时限流电阻560欧姆电阻上的电流,哪怕或小于1uA(限流电阻的电压除以阻值),都会造成这个现象。但是如果只是用电阻就不会存在这个问题,原因是小于uA的电流在几千欧姆上的电压降并不高,可以忽略。

TPS2421是乎比较强调漏电流,在EN说明中也强调了上拉下拉电阻,所以出在关断时,输出不能降为0V是可能的。如果您是用单片机控制,可以在EN线路上增加10M欧姆电阻,看看现象差异。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top