微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > 电源纹波的处理

电源纹波的处理

时间:10-02 整理:3721RD 点击:

怎样才能有效的降低PCB中电源纹波呢?

你好,建议参考每个芯片的LAYOUT参考设计。

合理的PCB布局对于电源纹波至管重要。

尽量PCB上减小功率环路的大小;

反馈的信号走线原理功率线;

输出电容靠近LDO芯片或开关电源的电感,以避免有寄生电阻增大纹波。

我觉得在电源滤波方面要多加考虑,而且对于滤波器件的PCB布局也很重要

一般PCB布板每一款IC都有PCB Layout 需要注意项目,参考IC资料!然后要注意过孔问题!

合理的布局

合理的布局

纹波(ripple)的定义是指在直流电压或电流中,叠加在直流稳定量上的交流分量;

它主要有以下害处:

1、容易在用电器上产生谐波,而谐波会产生更多的危害;

2、降低了电源的效率;

3、较强的纹波会造成浪涌电压或电流的产生,导致烧毁用电器;

4、会干扰数字电路的逻辑关系,影响其正常工作;

5、会带来噪音干扰,使图像设备、音响设备不能正常工作。

开关电源输出纹波主要来源于五个方面:输入低频纹波、高频纹波、寄生参数引起的共模纹波噪声、功率器件开关过程中产生的超高频谐振噪声和闭环调节控制引起的纹波噪声。请您要根据实际的情况做到具体问题具体分析,再做出相应的措施。

楼上的这些加起来就差不多可以解决了!

有时候在反馈原边放个小电容对抑制干扰很有作用,而且不会影响环路特性。

合理的Layout,特别注意地线

合理的Layout,特别注意地线

合理的Layout,特别注意地线

其实我觉得PCB布板最重要的,走线要短,包围面积要小,信号和功率线要远离等

减小输出ESR值输出电容多并几个 加磁环滤波

降低输出的ESR值  电容采用多并联 加磁环滤波

两个主要原因吧,首先是环路参数的设计,其次是布板的技巧。

1、PCB的走线2、用低ESR的电容。3、合理的环路。

电源纹波有三部分内容

1)工频纹波

可以用稳压电路滤除绝大部分这样的纹波

2)共模噪音纹波

首先;尽可能远离有高频漏磁或漏高频电场的器件。如高频PCB走线、变压器等等。

其次;可以用穿心电感或共模电感滤除。

再次;分割大包绕面的环形PCB布线,环形布线必须开口,在开口处接RC阻尼环路噪音。

再次;匹配运放等敏感器件的输入、输出阻抗。

3)差模纹波噪音

首先;尽可能远离有高频漏磁或漏高频电场的器件。如高频PCB走线、变压器等等。

其次;可以用穿心电感或差模电感滤除。

再次;对于IC可以用RC低通滤波滤除

再次;减小运放等敏感器件的输入、输出阻抗。

总之;这是非常工程化的东西。它可以用电工学或莱布韦斯电磁理论来解释或分析。需要仔细实验、尝试。

建议正反面覆铜,或者四层板!

频率,地线,布局都有关吧

上一篇:TPS61041
下一篇:关于OP07的输出问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top