微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 求助,phy芯片的IO管脚问题!

求助,phy芯片的IO管脚问题!

时间:10-02 整理:3721RD 点击:

phy芯片83640的 PMD接口管脚,TD-,TD+和RD-,RD+ 解释的是Differential PMD Output/input Pair,在PCB上,这两对管脚的连线一定要用差分线吗,如果使用普通布线,还能发送和接受吗,对信号有什么影响?请TI工程师们帮忙啊,谢谢!

PCB上必须要按差分走线来走,差分线的抗干扰能力强,并且能够有效的抑制EMI的影响,差分线在pCB时候尽量做到等长,等间距,间距不等会影响到差分线的阻抗不匹配,会导致信号在传输过程中发生反射现象,长度不等会影响到时序的不匹配,降低信号质量。

感谢楼上!还有几个问题:1,如果TD-TD+,RD-RD+都是普通线,但是线长的差值较小,是否也能正常收发?

2,如果这四条线是普通的走线,是不是就确定不能正常收发了?

3,布差分线,pcb上要保证两条线完全等长也不太容易,那这两条线的差值在多大范围内,才能保证收发正常?

你好,普通走线也能正常收发,只是抗干扰能力稍差

是的,可能会由于PCB的空间,零器件摆放位置的原因很难做到等长,尽量做到两条差分线的差最好在5个mil之内

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top