微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > LVDS 接收器推荐

LVDS 接收器推荐

时间:10-02 整理:3721RD 点击:

您好,

我想用fpga产生8位信号 通过lvds 发送给测试板。所以要在测试版上安装lvds接收器来接受这个8位信号。所以希望您能推荐一个产品。接收器输出的信号至少要200MHz.

另外想问,需不需要deserializer?

谢谢!

你是传视频信号么?专用还是通用的?参考下面

http://www.ti.com/product/sn75lvds82

您好,

我需要通用的不是做视频信号。这个好像太复杂了。我只是用fpga 通过lvds发送一个8 bit的信号,然后需要一个lvds receiver接受 并转换成lvttl. 所以我想用一个 8channel的lvds receiver就可以了?比如sn65lvds388可以实现么?用这个产品有没有什么concern?

另外怎么用clock控制这个receiver输出的速度啊?

以SN65LVDS388为例。

是用一个clock连接到ENA,ENB,ENC,END四个接口么?这个时钟有

什么特殊需求么?有没有合适的产品推荐?

时钟可用的最快速率是不是这个receiver的max signaling rate标识的?

再有就是用8个channel的receiver会不会导致输出不同步?

十分感谢!

没太看明白你的描述。你FPGA输出的LVDS有几对?

哦,明白了,你每个bit都要各单独的LVDS来传吧。

1. 对于你这个应用,用SN65LVDS388是ok的。

2. 产品应该没什么concern吧,内部已经加了110Ω的端接电阻,你外部不需要增加电阻;

3. ENA/B/C/D引脚是使能脚,不是时钟。该类产品不需要外部时钟,速率不需要控制,只要你输入在我范围之内就ok;

4. 8ch一起用的话,不同步主要是由芯片内不同通道的传输时延不同引起的,对于你200MHz的速率应该还好。

您好基于您的答案 我还有几个问题:

1. 使能脚怎么使用?给一个稳定dc电压么?电压值是多少?

2. 没有时钟,那输出的速率是多少?跟输入一样的么?

3.如果我想要高度同步,应该怎么做?有什么产品推荐?

4.在设计pcb的时候输入接口应该是怎样的?

Thanks in advance!

1.使能端高有效,所以你可以将使能端一直拉高到Vcc.

2. 这只是一款driver,速度是由host来决定。

3. 每个通道之间高度同步?

4. LVDS每对差分走线尽量做到等长,等间距,线宽按照100ohm阻抗走线。

3. 是啊,因为输入要连接fpga, 而且会有100ps的output skew, 所以我担心在输出端每个channel会有不同步的现象。

这个怎么解决,或者有没有其他产品推荐?

谢谢

接收器是个什么?

lvds receiver啊

而且这是一款receiver不是driver吧

我是问该LVDS后面接到什么芯片了?

是个刚tapeout的power combing power amplifier. 要用这8BiT的信号控制8个power amp的开关

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top