微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > DS22EV5110做中继器,图象出不来

DS22EV5110做中继器,图象出不来

时间:10-02 整理:3721RD 点击:

请教一个问题,用DS22EV5110做中继器,图象出不来,有图像输入时,LOCK引脚和SD引脚为高,但无图像输出,

并且芯片温度在40度左右

先不以有无图像作为依据。请看一下redriver 前后端的波形,有条件的最好对HDMI 眼图进行判定。

SD 和lock 高,表示dS22EV5110 检测到输入信号,PLLlocked, 已有稳定输出. 表示DS22EV5110前端线缆长度没问题。 DS22Ev5110后端线缆多长?2.25G信号,HDMI 28AWG cable <7.5m.

最近使用DS34RT5110做中继器,在多个项目中遇到部分视频源无法经DS34RT5110输出显示的情况。在此种情况下DS34RT5110信号检测指示信号存在,锁相指示已锁定,但实际对比量测DS34RT5110输入端和输出端的时钟根本无法相互锁定。无奈之下只好将DS34RT5110的时钟恢复功能旁通,此举可使输出视频显示正常。

量测过DS34RT5110的输入端TMDS信号,时钟抖晃很小,Inter skew和Intra skew也都不大,差分幅度也接近标准幅值。

TI在中国有没有技术支持,非得找代理吗?问过代理,解决不了。

首先您说的代理是哪一家代理?TI 授权代理都可以联系到我们的FAE.

关于您指的旁通是用bypass PIN disable Reclocker吗?

一般出现这样的问题很可能是输入时钟的抖动超过了范围,因为时钟恢复是通过采样,输出端的抖动一般都会很小,符合标准值。不过您的意思是输入看起来并没有问题,所以需要确认您是不是用标准的眼图来测量。另外一点文中有提到:An external loop filter, composed of 2.2 nF (+ 5% tolerance) capacitor and a 3.3 kΩ (+ 5% tolerance) resistor in series, are required between the LFp and the LFn pins.

1-确是通过bypass PIN disable retiming and de-emphasis;

2-量测仪器是TEK的2.5G示波器,测量眼图准确;

3-其中一个工程现场实际输入视频信号720P/60,时钟不标准,约为73MHZ,眼图清晰;

4-外部LPF确是使用2.2nF电源和3.3K电阻;

5-从目前测量看,输出时钟也是73MHZ,但是却与输入时钟不同频,表象上应该是DS34RT5110的内部频率无法调整到输入时钟的整倍数频点上;

 

按照第一个问题的回答那么您在Reclocker enable和disable的时候MODE PIN是如何设定的?

如果一直是LOW,其实您的clcok并没有所谓的bypass,只有MODE为high的时候clock才没有PLL lock然后重新产生。

所以您的设定是需不需要De-Emphasis,这个请根据cable和实际需要来决定。

第5点中的测点应该是芯片的前后PIN脚

1-MODE PIN确实是LOW(悬空),根据DATASHEET的FIGURE 6我能明白你说的意思;

2-De-Emphasis本身就有0dB ~ -9dB几个选择,在BYPASS为LOW时选择0dB输出仍然是无法显示的;

3-可以确认在BYPASS为HIGH时,DS34RT5110的输入时钟和输出时钟是相互锁定的,那么在BYPASS为LOW时,DS34RT5110的输入时钟和输出时钟为何无法相互锁定?量测点确是在芯片的时钟输入输出引脚;

4-BYPASS为HIGH,不仅是De-Emphasis被DISABLE了,还有DATA的重采样也被DISABLE了(CDR部分被DISABLE);

5-De-Emphasis功能在实际使用中是需要的,没有了这个功能输出距离就会受影响,限制工程布线;

也就是说您的MODE PIN是一直为LOW,即clock信号一直是通过芯片做PLL锁定。问题是在于BYPASS为high没有问题,显示正常,clock可以锁定。而BYPASS设为LOW时,不正常显示,同时发现clock无法锁定。不过因为您前面提到的LOCK PIN为HIGH,所以芯片判断是可以锁定的。 


这里建议您可能还是需要通过两方面测试一下您的输出眼图,一是MODE为LOW,这个您之前都有测量过。另一个就是MODE为HIGH的时候,也请您测量一下看看。即测试如下:
1). Using MODE =0 and C_Out to trigger the scope, capture D_Out0 through D_Out2
2). Use MODE=1 and C_Out to trigger the scope, capture D_Out0 through D_Out2.

另外请记得对比我们的开发板检查一下您的线路,细节方面如RESERVE的PIN一定要OPEN等等。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top