微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > SN74TVC3010低电平被拉高

SN74TVC3010低电平被拉高

时间:10-02 整理:3721RD 点击:

你好,

请教两个问题,我用SN74TVC3010按照PDF的说明,在5V输出端接了一个150欧电阻,结果5V输入信号(方波信号)直接被拉成高电平;换成1K电阻,结果5V输入信号和3.3V输出信号的GND都被拉高了,GND在1V的位置上,好像信号的GND浮空一样。

请问怎样把输入输出信号的低电平拉低到正常位置?  

还有如果不加上拉电阻,怎么设计电路使3.3V输入 5V输出?

亟待回复,谢谢。

pull high 电阻关系到电流的驱动能力,即和电压的电流大小有关,

依据您的情况请尝试将pull high电阻换为10K,

不加上拉电阻?3.3V输入,5V输出...还是用SN74TVC3010吗?

还是用SN74TVC3010,不加上拉电阻,能实现3.3V输入,5V输出吗?

不加pull high怎么实现电平转换?

还有一个问题,我用信号发生器输入方波信号,在5V输出端用示波器观察,5V端有上拉电阻,随着输入信号频率的上升,输出端的信号逐渐失真,表现是上升沿先有尖脉冲到6V,然后下降到4V,再逐渐上升到5V,此时要想得到标准的方波波形,只能更换不同阻值的上拉电阻才行,请问这是怎么回事?谢谢

请问您是增大还是减小阻值呢?应该是减小吧~~~

overshoot的产生有很多情况,您描述的在高频情况下产生应该算是正常,可以加电容试试

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top