微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADS1234 DOUT 脚一直为高电平的问题

ADS1234 DOUT 脚一直为高电平的问题

时间:10-02 整理:3721RD 点击:

请问大家有没有用试过用ADS1234 的时候DOUT一直为高电平,无论DVDD设置5V还是3.3V, DOUT一直输出是3.3V,

PDWN脚是通过MCU控制,MCU是C8051F系列的。

在线等待回复,万分感谢。

DOUT 和 DRDY 是共享一个引脚的. 从手册看, 要 DRDY 后, 发SCLK时钟, 于读取数据.

上电有个 SETTLING TIME, 应该能进入这个状态. 看看上电状态吧

非常感谢Airwill的回复。

 

我的电路是把GAIN、A0,A1和SPEED都是接在3.3V,和DVDD一样的电平, DVDD电平是3.3V, AVDD是5V,REF并在AVDD上。

DOUT功能脚设置为空悬输入,PDWN和SCLK是推挽输出,无论如何DOUT怎样对PDWN设置DOUT的脚位都不会出现高到 低的过程,一直保持

在高电平,但是如果把DOUT下拉10K电阻后一直出现低电平, 总是感觉DOU没有输出。

以上是否电路有问题?

谢谢大家。

 

 

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top